Skip navigation

Use este identificador para citar ou linkar para este item: https://repositorio.ufpb.br/jspui/handle/tede/8501
Registro completo de metadados
Campo DCValorIdioma
dc.creatorDias, Leonardo Alves-
dc.date.accessioned2016-08-08T19:40:34Z-
dc.date.accessioned2018-07-21T00:03:04Z-
dc.date.available2018-07-21T00:03:04Z-
dc.date.issued2016-02-29-
dc.identifier.citationDIAS, Leonardo Alves. Otimização genética de sequências de padrões de teste para circuitos VLSI. 2016. 88 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal da Paraíba, João Pessoa, 2016.por
dc.identifier.urihttps://repositorio.ufpb.br/jspui/handle/tede/8501-
dc.description.abstractAn integrated circuit (IC) in test mode has a higher energy consumption compared to the normal operating mode, due to the increased number of transitions in the nodes of the resulting circuit applying test patterns used to stimulate the CI during the test run resulting in high power dissipation which can damage the IC, resulting in higher costs for manufacturers. In this work we propose a genetic algorithm to optimize sequences of test patterns aiming at low energy consumption during the test run, maintaining an adequate fault coverage. It is also proposed using the Berlekamp-Massey algorithm to synthesize an integrated test patterns with low hardware sobreárea generator capable of generating sequences optimized based on Shift Register with Linear Feedback. The optimization of the sequences is done by reducing the number of transitions at nodes whose evaluation is done by a computer program developed in this study in C ++. Finally, simulations were performed with the genetic algorithm to check the behavior to optimize the number of transitions, the fault coverage and hardware sobreárea.eng
dc.description.provenanceSubmitted by Morgana Silva (morgana_linhares@yahoo.com.br) on 2016-08-08T19:40:34Z No. of bitstreams: 1 arquivototal.pdf: 3706352 bytes, checksum: 29aeb9abd002f9b433386245e34fc85b (MD5)eng
dc.description.provenanceMade available in DSpace on 2016-08-08T19:40:34Z (GMT). No. of bitstreams: 1 arquivototal.pdf: 3706352 bytes, checksum: 29aeb9abd002f9b433386245e34fc85b (MD5) Previous issue date: 2016-02-29eng
dc.description.provenanceMade available in DSpace on 2018-07-21T00:03:04Z (GMT). No. of bitstreams: 2 arquivototal.pdf: 3706352 bytes, checksum: 29aeb9abd002f9b433386245e34fc85b (MD5) arquivototal.pdf.jpg: 3714 bytes, checksum: e9c9cf73f236f24fbdcea58df8e431a4 (MD5) Previous issue date: 2016-02-29en
dc.description.sponsorshipCoordenação de Aperfeiçoamento de Pessoal de Nível Superior - CAPESpor
dc.description.sponsorshipConselho Nacional de Pesquisa e Desenvolvimento Científico e Tecnológico - CNPqpor
dc.formatapplication/pdf*
dc.languageporpor
dc.publisherUniversidade Federal da Paraíbapor
dc.rightsAcesso abertopor
dc.subjectTeste de circuitos integrados, geradores de padrões de teste, consumo energético, algoritmo de Berlekamo-Massey.por
dc.subjectIntegrated circuit pattern , test pattern generators , energy consumption , Berlekamo -Massey algorithm.eng
dc.titleOtimização genética de sequências de padrões de teste para circuitos VLSI.por
dc.typeDissertaçãopor
dc.contributor.advisor1Souza, Cleonilson Protásio de-
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/5635983022553950por
dc.creator.Latteshttp://lattes.cnpq.br/3328422790889056por
dc.description.resumoUm circuito integrado (CI) em modo de teste apresenta um maior consumo energético comparado ao modo de operação normal, devido ao aumento do número de transições nos nós do circuito decorrentes da aplicação de padrões de teste utilizados para estimular o CI durante a execução do teste resultando em uma alta dissipação de potência que pode danificar o CI, acarretando em maiores custos para as fabricantes. Assim, neste trabalho é proposto um algoritmo genético para otimização de sequências de padrões de teste visando o baixo consumo energético, durante a execução do teste, mantendo uma adequada cobertura de falhas. É proposto também o uso do algoritmo de Berlekamp-Massey para sintetizar um gerador integrado de padrões de teste com baixa sobreárea de hardware capaz de gerar as sequências otimizadas baseado em Registrador de Deslocamento com Realimentação Linear. A otimização das sequências é feita através da redução do número de transições nos nós cuja avaliação é feita por um programa de computador desenvolvido nesta pesquisa em C++. Por fim, simulações foram realizadas com o algoritmo genético para verificar o comportamento em relação a otimização do número de transições, da cobertura de falhas e da sobreárea de hardware.por
dc.publisher.countryBrasilpor
dc.publisher.departmentEngenharia Elétricapor
dc.publisher.programPrograma de Pós-Graduação em Engenharia Elétricapor
dc.publisher.initialsUFPBpor
dc.subject.cnpqENGENHARIAS::ENGENHARIA ELETRICApor
dc.thumbnail.urlhttp://tede.biblioteca.ufpb.br:8080/retrieve/17586/arquivototal.pdf.jpg*
Aparece nas coleções:Centro de Energias Alternativas e Renováveis (CEAR) - Programa de Pós-Graduação em Engenharia Elétrica

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
arquivototal.pdfArquivo Total3,62 MBAdobe PDFVisualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.