Skip navigation

Use este identificador para citar ou linkar para este item: https://repositorio.ufpb.br/jspui/handle/tede/5298
Registro completo de metadados
Campo DCValorIdioma
dc.creatorSilva, Verônica Maria Lima-
dc.date.accessioned2015-05-08T14:57:18Z-
dc.date.accessioned2018-07-21T00:02:48Z-
dc.date.available2014-09-09-
dc.date.available2018-07-21T00:02:48Z-
dc.date.issued2014-02-21-
dc.identifier.citationSILVA, Verônica Maria Lima.Conversor A/D com amostragem não-uniforme e passo de quantização adaptativo. 2014. 106 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal da Paraí­ba, João Pessoa, 2014.por
dc.identifier.urihttps://repositorio.ufpb.br/jspui/handle/tede/5298-
dc.description.abstractIn this work, we analyse different architectures of analog-to-digital converters (ADC) and propose an architecture based on sampling by crossing levels and adaptive quantization step, aiming at reducing the energy required to convert and process specific signals. The proposed architecture has parameters which can be dynamically configured by the user, as to adapt the conversion process to the signal being sampled and to the requirements of power consumption of the target application. The architecture was modeled and simulated using Matlab, and used to convert several test signals, of which an ECG signal. The use of the proposed architecture resulted in SNR improvements of up to 10dB if compared against uniform (periodic) sampling. The digital logic was implemented in FPGA from a SystemVerilog description functionally compatible with the Matlab model, and the analog part was implemented with discrete components.eng
dc.description.provenanceMade available in DSpace on 2015-05-08T14:57:18Z (GMT). No. of bitstreams: 1 arquivototal.pdf: 3795959 bytes, checksum: 7a11a6cf0b41c67297d55642c2b80df3 (MD5) Previous issue date: 2014-02-21eng
dc.description.provenanceMade available in DSpace on 2018-07-21T00:02:48Z (GMT). No. of bitstreams: 2 arquivototal.pdf: 3795959 bytes, checksum: 7a11a6cf0b41c67297d55642c2b80df3 (MD5) arquivototal.pdf.jpg: 1943 bytes, checksum: cc73c4c239a4c332d642ba1e7c7a9fb2 (MD5) Previous issue date: 2014-02-21en
dc.description.sponsorshipCoordenação de Aperfeiçoamento de Pessoal de Nível Superior - CAPES-
dc.formatapplication/pdfpor
dc.languageporpor
dc.publisherUniversidade Federal da Paraí­bapor
dc.rightsAcesso abertopor
dc.subjectConversor analógico-digitalpor
dc.subjectAmostragem não uniformepor
dc.subjectCruzamento de nívelpor
dc.subjectAdaptação do passo de quantizaçãopor
dc.subjectAnalog-to-Digital Convertereng
dc.subjectLevel crossing sampling (Non-uniform)eng
dc.subjectAdaptation step quantizationeng
dc.titleConversor A/D com amostragem não-uniforme e passo de quantização adaptativopor
dc.title.alternativeNon-uniform sampling adaptive quantization step A/D convertereng
dc.typeDissertaçãopor
dc.contributor.advisor1Souza, Antonio Augusto Lisboa de-
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/2506548050366736por
dc.contributor.advisor-co1Catunda, Sebastian Yuri Cavalcanti-
dc.contributor.advisor-co1Latteshttp://lattes.cnpq.br/0873496251879638por
dc.creator.Latteshttp://lattes.cnpq.br/8036572249593151por
dc.description.resumoNeste trabalho, faz-se uma análise de diferentes arquiteturas de conversores analógico-digitais, e propõe-se uma arquitetura de conversor analógico-digital baseado em amostragem por cruzamento de níveis (não-uniforme) com adaptação do passo de quantização, com o objetivo de reduzir o consumo de energia requerido pela conversão analógica-digital e processamento de sinais com características específicas. A arquitetura proposta possui parâmetros que podem ser configurados dinamicamente pelo usuário, a fim de que o processo de conversão se adeque às características do sinal a ser amostrado e aos requerimentos de consumo de energia da aplicação. A arquitetura foi modelada e simulada em MatLab, tendo sido utilizada na conversão de diversos sinais de teste, dentre os quais um sinal típico de eletrocardiograma. Verificou-se que a amostragem não-uniforme com adaptação do passo de quantização proposta resultou em um aumento da relação sinal-ruído do sinal amostrado de até 10dB quando comparado com a amostragem uniforme. A implementação da parte digital foi feita em FPGA a partir de uma descrição em SystemVerilog funcionalmente compatível com o modelo em Matlab, e a parte analógica foi implementada com componentes discretos.por
dc.publisher.countryBRpor
dc.publisher.departmentEngenharia Elétricapor
dc.publisher.programPrograma de Pós-Graduação em Engenharia Elétricapor
dc.publisher.initialsUFPBpor
dc.subject.cnpqENGENHARIAS::ENGENHARIA ELETRICApor
dc.thumbnail.urlhttp://tede.biblioteca.ufpb.br:8080/retrieve/13914/arquivototal.pdf.jpg*
Aparece nas coleções:Centro de Energias Alternativas e Renováveis (CEAR) - Programa de Pós-Graduação em Engenharia Elétrica

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
arquivototal.pdf3,71 MBAdobe PDFVisualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.